DRS4 Forum
  DRS4 Discussion Forum, Page 36 of 45  Not logged in ELOG logo
ID Dateup Author Subject Text Attachments
  715   Tue Sep 4 13:04:30 2018 Stefan Ritt"Symmetric spikes" fixedYes it's possible, but I have to find
time for that. The software of the evaluation
board takes care of the spikes ("remove
  
  716   Thu Sep 13 18:09:13 2018 Martin Petriska"Symmetric spikes" fixedOk, so I made it ... and Yes it works :), 

https://youtu.be/0noy4CoFoh8 

here is changed part in drs4_eval4_app.vhd
  
  717   Sun Sep 23 02:22:46 2018 Gerard Arino-EstradaTrigger OUT pulse width variable from 100 us up to 100 msHello Stefan,

I am using the DRS4 board connected
to a Raspberry PI and through the drsosc
  
  718   Wed Sep 26 14:44:14 2018 Stefan RittTrigger OUT pulse width variable from 100 us up to 100 msThe "Trigger OUT" has changed
recently. It goes high on a new trigger,
but then STAYS high until the board has been
  
  Draft   Wed Sep 26 18:25:07 2018 Gerard Arino-EstradaTrigger OUT pulse width variable from 100 us up to 100 msThank you very much for the answer, I
really appreciate your help.

Thanks!
  
  720   Wed Sep 26 18:28:20 2018 Gerard Arino-EstradaTrigger OUT pulse width variable from 100 us up to 100 msThank you very much for the answer, I really
appreciate your help.

Thanks!
  
  721   Wed Sep 26 19:21:03 2018 Stefan RittTrigger OUT pulse width variable from 100 us up to 100 msIn meantime I even updated the manual.

Stefan

  
  722   Mon Nov 5 17:17:08 2018 Sean QuinnPi attenuator on eval board inputs?Dear DRS4 team,

 

I am curious about this part of
 pi_att.PNG 
  723   Thu Nov 8 09:57:26 2018 Stefan RittPi attenuator on eval board inputs?The attenuator compensates for the gain
of the buffer which is slightly above one.
In addition, it serves as a "placeholder"
  
  724   Thu Nov 8 11:44:35 2018 Davide DepaoliTiming IssueHi,

We are using the DRS4 Evaluation Board as
  
  725   Thu Nov 8 11:54:33 2018 Stefan RittTiming IssueThat's not a bug, but a feature of the DRS4
chip. The time bins have different values
by the properties of the chip. They are generated
  
  726   Thu Nov 8 12:02:34 2018 Davide DepaoliTiming IssueThanks a lot for the quick response.
We will do as you suggest.
  
  727   Tue Jan 29 14:43:44 2019 Abaz KryemadhiROOT Macro for data acquired with the newest softwareHello,

Is there a root macro for decoding
binary data acquired with the newest software
  
  728   Wed Jan 30 06:51:37 2019 Saurabh NeemaDRS4 domino wave stability studyWe have been using DRS4 IC in our design
for quite some time and it is giving good
performance.
  
  729   Wed Jan 30 08:02:25 2019 Stefan RittDRS4 domino wave stability studyThe Domino wave is most stable at 5 GSPS,
slowly degrades down to 3-2 GSPS, and at
1GSPS gets some significant jitter. This
  
  730   Wed Jan 30 17:08:58 2019 Stefan RittROOT Macro for data acquired with the newest softwareThis one elog:361
should still work.

Stefan
  
  731   Sat Feb 2 00:13:12 2019 Hans SteigerSaving Rate (only 15Acq/s)Dear All,

 

when I use my Evaluation Board
  
  732   Sat Feb 2 10:10:22 2019 Stefan RittSaving Rate (only 15Acq/s)The reduction of rate is because you save
in XML format, which is an ASCII format,
so human readable, but takes long to write.
  
  733   Mon Feb 4 16:42:08 2019 Hans SteigerDifferent Distances between the sampling pointsDear All,

with the older software for my
V5 Board i did not have the problem, that
  
  734   Mon Feb 4 16:46:04 2019 Stefan RittDifferent Distances between the sampling pointsThe sampling points are NOT equidestant,
they have varying bin widths of 150ps to
250ps at 5GS/s. That's due the way the
  
ELOG V3.1.5-fe60aaf