DRS4 Forum
  DRS4 Discussion Forum, Page 4 of 15  Not logged in ELOG logo
Entry  Tue Aug 28 17:52:45 2012, Zach Miller, DRS-4.0.0 DOScreen.cpp 
Hi,
I found an old thread regarding a fix for DOScreen.cpp for DRS-3.1.0, that fixes an "ambiguous overload problem." Currently when I attempt
to build the drs-4.0.0, I get this similar error:
    Reply  Wed Aug 29 10:52:44 2012, Stefan Ritt, DRS-4.0.0 DOScreen.cpp 


    
        
            Zach Miller wrote:
        
        
            
            Hi,
       Reply  Wed Aug 29 16:42:42 2012, Zach Miller, DRS-4.0.0 DOScreen.cpp 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
              
          Reply  Wed Aug 29 16:45:36 2012, Stefan Ritt, DRS-4.0.0 DOScreen.cpp 


    
        
            Zach Miller wrote:
        
        
            
            
            
             Reply  Wed Aug 29 16:57:49 2012, Zach Miller, DRS-4.0.0 DOScreen.cpp 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
              
Entry  Thu Oct 4 20:50:36 2012, Zach Miller, DRS5 
Hi,
Our group had previously heard that a "DRS-5.0" might be on the horizon and that it may have ethernet capabilities as well as 16-input
channels (we heard this when ordering the DRS-4). Is this still in the works and accurate information? If so, is there a rough estimate to the "release
    Reply  Thu Oct 4 20:59:18 2012, Stefan Ritt, DRS5 


    
        
            Zach Miller wrote:
        
        
            
            Hi,
       Reply  Thu Oct 4 21:07:27 2012, Zach Miller, DRS5 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
              
Entry  Fri Oct 12 14:06:04 2012, Moritz von Witzleben, DRS abbreviation 
Hello,
what is the abbreviation of DRS?
Thanks and kind Regards,
    Reply  Fri Oct 12 14:09:37 2012, Stefan Ritt, DRS abbreviation 


    
        
            Moritz von Witzleben wrote:
        
        
            
            Hello,
Entry  Thu Nov 1 20:08:33 2012, hongwei yang, DRS4 firmware 
Hi,
    We are using drs4 board, but oscilloscope app will somehow stop to work if we config trigger into "or and", When I
look into the drs4 firmware file drs4_eval3_app.vhd, I couldn't find the trigger_config value assignment which is mentioned at(#7 offset 0x1E from 31 downto
    Reply  Thu Nov 1 20:17:42 2012, Stefan Ritt, DRS4 firmware drs4_eval4_app.vhd


    
        
            hongwei yang wrote:
        
        
            
            Hi,
       Reply  Thu Nov 1 20:21:44 2012, hongwei yang, DRS4 firmware 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
              
          Reply  Thu Nov 1 20:25:53 2012, hongwei yang, DRS4 firmware 


    
        
            hongwei yang wrote:
        
        
            
            
            
              
             Reply  Thu Nov 1 20:32:03 2012, Stefan Ritt, DRS4 firmware drs4_eval4.vhd


    
        
            hongwei yang wrote:
        
        
            
            
            
                Reply  Thu Nov 1 20:46:53 2012, hongwei yang, DRS4 firmware 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
              
Entry  Mon Oct 29 18:30:28 2012, Martin Petriska, GetWave 
 I have some question according to GetWave function. In drs_exam.cpp simple GetWave(0,0,wave_array[]) etc...is used. Is there primary (cell) calibration,
secondary calibration (Readout) and remove Spikes used, as in DRS Oscilloscope application?
    Reply  Tue Nov 13 11:26:32 2012, Stefan Ritt, GetWave 


    
        
            Martin Petriska wrote:
        
        
            
             I have some question according to GetWave function. In drs_exam.cpp simple GetWave(0,0,wave_array[])
Entry  Wed Nov 21 08:34:52 2012, Gyuhee Kim, Question for using Multi board 
 Hi.
 
I have 2 DRS4 evaluation V4 boards, and I want to use these 2 board to multi board DAQ system for 4 ch vs 4 ch DAQ.
    Reply  Wed Nov 21 08:38:26 2012, Stefan Ritt, Question for using Multi board 


    
        
            Gyuhee Kim wrote:
        
        
            
             Hi.
       Reply  Wed Nov 21 08:48:00 2012, Gyuhee Kim, Question for using Multi board 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
Entry  Wed Nov 28 16:54:46 2012, Stefan Ritt, DRS Oscilloscope for Raspberry Pi and Mac OSX 10.8 screenshot_pi.png
I made a pre-compiled package for Mac OSX 10.8 (Mountain Lion), so one should be able to install the DRS Oscilloscope software with one mouse click on
a recent Mac.
The Makefile in the tar ball now also supports OSX 10.8, so one could even compile it from the sources on a Mac, after libusb-1.0 and wxWidgets
Entry  Mon Dec 3 08:32:28 2012, Gyuhee Kim, Another question about using multi boards. 
 Hi.
 
I asked about using multi boards some days ago, and I got answer to use external trigger. (Thanks Stefan!)
    Reply  Mon Dec 3 09:18:09 2012, Stefan Ritt, Another question about using multi boards. 


    
        
            Gyuhee Kim wrote:
        
        
            
             Hi.
       Reply  Mon Dec 3 11:40:35 2012, Gyuhee Kim, Another question about using multi boards. 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
Entry  Tue Dec 4 09:24:22 2012, Zhongwei Du, Question of drs4 using 
When Denable and Dwrite is high , the voltage of PLLOUT is 0 V.  And  the Dtap is turn high with no delay when the Denable turns high.
After power up and configuration(the WSR,WCR,CR are all set to 11111111), the readout data is no change whenever the input analog signal and rofs,bias,oofs
changes. I have test useing the DAC to supply the Dspeed voltage, and change a new DRS4 chip, but all is the same. The readout data is strange : the first
    Reply  Tue Dec 4 09:39:44 2012, Stefan Ritt, Question of drs4 using 


    
        
            Zhongwei Du wrote:
        
        
            
            When Denable and Dwrite is high , the voltage of PLLOUT is 0 V.  And  the Dtap is turn high
       Reply  Tue Dec 4 09:50:11 2012, Zhongwei Du, Question of drs4 using 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
          Reply  Tue Dec 4 09:55:43 2012, Stefan Ritt, Question of drs4 using 


    
        
            Zhongwei Du wrote:
        
        
            
            
            
Entry  Thu Dec 13 12:03:29 2012, Evgeni, DRS-4 trigger 
How to configure DRS oscilloscope for the oscillations with an amplitude greater than the value of the exposed
in the trigger (internal). 
    Reply  Thu Dec 13 12:14:35 2012, Stefan Ritt, DRS-4 trigger 


    
        
            Evgeni wrote:
        
        
            

           How to configure DRS oscilloscope for the oscillations with an amplitude greater than the value of the exposed
       Reply  Thu Dec 13 19:49:47 2012, Evgeni, DRS-4 trigger 
 

    
        
            Stefan Ritt wrote:
        
        
            
          Reply  Fri Dec 14 08:42:53 2012, Stefan Ritt, DRS-4 trigger DRSOsc.png


    
        
            Evgeni wrote:
        
        
            

            
             Reply  Fri Dec 14 10:07:54 2012, Evgeni, DRS-4 trigger 
 

    
        
            Stefan Ritt wrote:
        
        
            
    Reply  Fri Dec 14 10:07:14 2012, Evgeni, DRS-4 trigger 
 

    
        
            Evgeni wrote:
        
        
            
Entry  Thu Dec 6 09:23:36 2012, Martin Petriska, EVM rev4 board trigger change and drs_example 
 I switched from rev 3 to rev 4 board, but have some problems with triggering, board is now waiting for trigger (rev.3 is working). How to do in
drs_exam.cpp for example triggering on Ch0 && CH1 ?
Software 4.0.0, windows version.
    Reply  Fri Dec 14 21:49:29 2012, Stefan Ritt, EVM rev4 board trigger change and drs_example 


    
        
            Martin Petriska wrote:
        
        
            
             I switched from rev 3 to rev 4 board, but have some problems with triggering, board is now waiting
Entry  Thu Dec 27 00:12:12 2012, Jinhong Wang, variation of sampling capacitors 
Hi Stefan,
A quick question, what is the typical variation of the sampling capacitors in DRS4?  Will this variation be significant to affect your sampling
result?
    Reply  Thu Dec 27 09:49:17 2012, Stefan Ritt, variation of sampling capacitors 


    
        
            Jinhong Wang wrote:
        
        
            
            Hi Stefan,
       Reply  Thu Dec 27 18:15:14 2012, Jinhong Wang, variation of sampling capacitors 


    
        
            Stefan Ritt wrote:
        
        
            
            
            
          Reply  Fri Feb 1 17:43:48 2013, Jinhong Wang, variation of sampling capacitors 


    
        
            Jinhong Wang wrote:
        
        
            
            
            
             Reply  Tue Feb 5 14:38:35 2013, Stefan Ritt, variation of sampling capacitors 


    
        
            Jinhong Wang wrote:
        
        
            
            Hi Dr. Stefan,
Entry  Wed Feb 13 16:58:40 2013, Martin Petriska, Nonuniform sampling 
 Are there any plans to include reconstruction of nonuniform sampling  in DRS4 to get uniformly sampled data?
Im now reading article IEEE Trans on Circ. ans Systems I, Vol.55 No.8 sept. 2008 Reconstruction of Nonuniformly Sampled Bandlimited Signals Usinga
Differentiator–Multiplier Cascade by Stefan Tertinek and Christian Vogel
    Reply  Wed Feb 13 17:03:53 2013, Stefan Ritt, Nonuniform sampling 


    
        
            Martin Petriska wrote:
        
        
            
             Are there any plans to include reconstruction of nonuniform sampling  in DRS4 to get uniformly
Entry  Fri Feb 22 11:46:17 2013, Yury Golod, DRS4 trigger, different polarity 


Normal
0








MicrosoftInternetExplorer4




/* Style Definitions */
table.MsoNormalTable
{mso-style-name:"Обычная
    Reply  Fri Feb 22 11:56:57 2013, Stefan Ritt, DRS4 trigger, different polarity 


    
        
            Yury Golod wrote:
        
        
            
            

Normal
0

Entry  Thu Feb 28 10:47:14 2013, Dmitry Hits, clock and trigger outs 
Hi,
I am considering using the DRS4 evaluation board as an ADC card for the wire chamber in the physics lab (VP) experiment at ETH. However, the wire 
chamber has 8 outputs, so I would need to have two of such boards. Is it possible to synchronise them, online or offline? From the website, it looks 
    Reply  Thu Feb 28 12:58:44 2013, Stefan Ritt, clock and trigger outs 
> Hi,
> I am considering using the DRS4 evaluation board as an ADC card for the wire chamber in the physics lab (VP) experiment at ETH. However, the wire 
> chamber has 8 outputs, so I would need to have two of such boards. Is it possible to synchronise them, online or offline? From the website, it looks
Entry  Wed Feb 27 13:47:32 2013, Georg Winner, Chip Test - Cell Error 
When starting Chip Test in DRS Command Line Interface, I receive the following message:
Cell error on channel 1, cell 5: -154.4 mV instead 0 mV
    Reply  Wed Mar 6 13:08:03 2013, Stefan Ritt, Chip Test - Cell Error 


    
        
            Georg Winner wrote:
        
        
            
            When starting Chip Test in DRS Command Line Interface, I receive the following message:
Entry  Mon Mar 25 11:12:53 2013, Georg Winner, Differences in Source Code 
I have noticed some differences in the source code between Windows (4.0.0) and Linux (4.0.1) Version.
drs_exam.cpp: In the windows version when setting the trigger there is no part  "if (b->GetBoardType() == 8) {...} else {...}" like
in Linux version. So under Windows drs_exam does not start readout of DRS 4 Evalutation Board V4, because it does not get the trigger, under linux the
    Reply  Thu Apr 4 11:21:04 2013, Stefan Ritt, Differences in Source Code 


    
        
            Georg Winner wrote:
        
        
            
            I have noticed some differences in the source code between Windows (4.0.0) and Linux (4.0.1) Version.
Entry  Mon Apr 8 18:11:02 2013, Dmitry Hits, binary to root 
 Hi,
 
Does anyone has a program that converts a binary file from drsosc  output to a ROOT tree format?
Entry  Thu Apr 11 22:41:13 2013, Bill Ashmanskas, code/details for optimal DRS4 timing calibration? tcalib.png
Hi Stefan,
Is either some example code or a detailed written description available for the improved DRS4 timing-calibration algorithm described by Daniel
Stricker-Shaver at MIC 2012?  I think you told me that you had verified the results with your own test set-up, so I figure there must be at least
    Reply  Fri Apr 12 08:38:17 2013, Stefan Ritt, code/details for optimal DRS4 timing calibration? 


    
        
            Bill Ashmanskas wrote:
        
        
            
            Hi Stefan,
Entry  Mon Apr 22 15:33:28 2013, Benjamin LeGeyt, effect of jitter/alignment between SRCLK and ADC clock 
Hello!
let me apologize in advance if this has already been covered somewhere and I missed it. 
    Reply  Mon Apr 22 15:52:53 2013, Stefan Ritt, effect of jitter/alignment between SRCLK and ADC clock adc_phase.jpg


    
        
            Benjamin LeGeyt wrote:
        
        
            
            Hello!
ELOG V3.1.5-fe60aaf