DRS4 Forum
  DRS4 Discussion Forum, Page 22 of 45  Not logged in ELOG logo
ID Date Author Subject Text Attachments
  488   Thu Mar 31 19:35:06 2016 Stefan RittTrigger on the And of a positive and negative signalNo. You have to use an inverter for one
of your signals.

Stefan
  
  487   Thu Mar 31 19:30:26 2016 Abaz KryemadhiTrigger on the And of a positive and negative signalI would like to be able to trigger in this
fashon:  channel 0 > 0.1 and. channel
1< -0.1,  because I have a positive
  
  486   Tue Mar 22 12:54:41 2016 Stefan Ritt Yes this is correct. But it is a sample-and-hold
circuit. So the sampling cell follows the
input for 3.2 ns, then samples and holds
  
  485   Mon Mar 21 10:38:27 2016 Daniel DribinDRS Oscilloscope freezing after a long run Dear Stefan Ritt,

I am using a DRS4 v5 to do timing
measurements of Positron lifetime. I use
 drs_settings.pngempty_drs.pngdrs_ofset.png 
  484   Fri Mar 11 19:50:18 2016 Dominik Neise Hello Stefan,

I just stumbled again over a phrase
in the DRS4 datasheet I never really understood,
  
  483   Wed Mar 9 09:57:20 2016 Christian DLabViewHi,

I would like to use the DRS4 board
with LabView for fast readout.
  
  482   Mon Feb 29 14:09:21 2016 Stefan Ritttwo DRS4 boards configuration with 2048 samples eachThe multi-board mode has never been tested with
2048 samples, so is very likely not to work.
I don't know yet how much work this will
  
  481   Mon Feb 29 13:33:06 2016 Dmitry Hitstwo DRS4 boards configuration with 2048 samples eachDear Stefan,

I daisy-chained two boards (master
sn#: 2514 - slave sn#: 2513) each with 2048
  
  480   Mon Feb 29 13:09:29 2016 Stefan Rittbaseline shiftThe baseline shift comes from some instable
power supply inside the evaluation board
which cannot be controlled to the mV level.
  
  479   Mon Feb 29 12:58:17 2016 Dmitry Philippovbaseline shiftHello! My name is Dmitry. I am from SiPM
Lab is NRNU MEPhI (Russia, Moscow). We bought
DRS4 evaluation board V5 with firmware 21305.
 pic1.pngpic2.pngpic3.png 
  478   Tue Feb 16 11:55:54 2016 Martin PetriskaSaving histogram data 




  
  477   Tue Feb 16 11:21:43 2016 Stefan RittSaving histogram dataThere is no histogram save functoinality
in ther DRSOscilloscope program - on purpose.
The board and the software are meant to evaluate
  
  476   Fri Jan 15 08:09:00 2016 Stefan RittTriggering of DRS4 in the fastest sampling modeHi Chris,

if you ever used an oscilloscope,
you might be familar with the button controlling
 edge.png 
  475   Thu Jan 14 21:49:37 2016 Chris ThompsonTriggering of DRS4 in the fastest sampling modeI am attempting to use the DRS4 to measure
the timing resolution of a pair of SensL
silicon photomultipliers (SiPM). In order
 OR_mode_selected.jpgAND_mode_selected.jpg20ns_per_div.jpg 
  474   Thu Jan 14 14:11:06 2016 Stefan RittDtap stops toggling after 40msecThanks for the update, I will add a note
into the data sheet.

  
  473   Thu Jan 14 14:00:26 2016 mony orbachDtap stops toggling after 40msecsurrey i forgot to update..

after carefully examining our VHDL
we found out that there are brief times that
  
  472   Tue Jan 12 21:02:31 2016 Stefan RittCompiling DRS-examI guess you are compiling under MS Windows
??? You probably don't link correctly
to the USB lib. Try to compile the examples
  
  471   Tue Jan 12 17:57:03 2016 Jack BargemannCompiling DRS-examI am trying to compile drs-exam, but am
getting an error message I do not understand:


1>musbstd.obj
  
  470   Tue Jan 12 16:06:07 2016 Stefan RittUse of Channel Cascading in drs_exam.cppHi Larry,

sorry my late reply, swamped with
work here. You were right in the modifictions
  
  469   Tue Jan 12 15:42:31 2016 Larry ByarsUse of Channel Cascading in drs_exam.cppAn update. I have been successful in making
modifications to drs_exam.cpp so that I can
get 2048 samples per channel.. The main changes
  
ELOG V3.1.5-3fb85fa6