DRS4 Forum
  DRS4 Discussion Forum, Page 18 of 45  Not logged in ELOG logo
New entries since:Thu Jan 1 01:00:00 1970
ID Date Author Subjectup Text Attachments
  575   Wed Nov 30 10:45:29 2016 Stefan RittLong timing between two channelsYou cannot measure times longer than 1024/sampling
rate.

Stefan
  
  395   Fri Jan 16 13:29:05 2015 Rainer HentgesMac OSX Yosemite 10.10Hello,

I can compile version 5.0.3 of DRS4sc on
  
  396   Fri Jan 16 14:12:19 2015 Stefan RittMac OSX Yosemite 10.10> Hello,

> I can compile version 5.0.3 of DRS4sc on
  
  693   Tue May 8 23:58:35 2018 Sean QuinnManual Rev5.1 Figure 1, optional componentsDear All,

 

I'm troubleshooting a board
  
  694   Wed May 9 09:03:52 2018 Stefan RittManual Rev5.1 Figure 1, optional componentsI updated the picture in the manual with
a current picture of a Rev5.1 board, and
also added a picture of the bottom side.
  
  700   Wed Jun 13 13:23:17 2018 Julian KempMaximum analog input voltageDear all,

I have been wondering what the
maximum analog input voltage for the DRS4
  
  701   Wed Jun 13 13:42:47 2018 Stefan RittMaximum analog input voltageIn principle the numbers in the manual
are correct. But they relate to pulses of
a certain length, because the input protection
  
  702   Wed Jun 13 16:34:28 2018 Julian KempMaximum analog input voltageThank you! That solves my problem.




  
  441   Mon Jul 20 09:25:38 2015 Chenfei YangMeasure the time between different samplesHi,
  I have a question using a data acquisition
card base on DRS4 chip. How can I measure
  
  442   Thu Jul 23 13:46:12 2015 Stefan RittMeasure the time between different samples> Hi,
>   I have a question using a data acquisition
card base on DRS4 chip. How can I measure
  
  553   Fri Nov 4 17:41:03 2016 Christian FarinaMissing HeaderHello everybody,

I am completely new to this, so
please bear with me.
  
  554   Tue Nov 8 10:20:52 2016 Stefan RittMissing HeaderThe web page from where you downloaded
the software contains a sentence "requires
libusb-1.0 package". Please install
  
  555   Wed Nov 9 17:19:48 2016 Christian FarinaMissing HeaderThank you Stefan, that was just what I
needed.

Also, I have another question,
  
  556   Wed Nov 9 19:49:07 2016 Stefan RittMissing HeaderBest is to read this paper: https://arxiv.org/abs/1405.4975

The source code for that is in
DRS.cpp in the DRS software distribution
  
  561   Thu Nov 10 20:54:45 2016 Christian FarinaMissing HeaderHi Stefan,

I have already read the paper.
I was just unsure where the calibration code
  
  269   Fri Jul 5 12:46:45 2013 Hermann-Josef MathesMissing methods in drs-4.0.1.tar.gzHi,
while trying to create python bindings
for the DRS stuff using SWIG 2.0.4, two undefined
  
  270   Sat Jul 6 06:10:38 2013 Stefan RittMissing methods in drs-4.0.1.tar.gz

    

       
            
  
  706   Thu Jun 28 19:55:45 2018 Woon-Seng ChoongNegative Bin WidthI am using a DRS4 Evaluation Board v5 and
running the drsosc.exe version 5.06 on
a Window 7 machine. I have performed the
 bin_width_5gsps.jpgtest5gsps.dat 
  707   Fri Jun 29 07:51:33 2018 Stefan RittNegative Bin WidthYes that's normal. A negative cell
bin width means that the next cell N+1 samples
the input signal before cell N. This can
  
  509   Thu Apr 21 22:16:43 2016 Kyle WeinfurtherNegative fCellDT values from GetTimeCalibration()Hello Stefan,

I am using four DRS4 v5 eval boards
to digitize 16 channels of data. I have recently
 ch5.pngch7.pngch9.png 
ELOG V3.1.5-2eba886